日韩欧美国产极速不卡一区,国产手机视频在线观看尤物,国产亚洲欧美日韩蜜芽一区,亚洲精品国产免费,亚洲二区三区无码中文,A大片亚洲AV无码一区二区三区,日韩国语国产无码123

您好,歡迎來到維庫電子市場網(wǎng) 登錄 | 免費注冊

FPGA�(xiàn)場可編程邏輯器件
閱讀�2845時間�2021-06-08 09:33:23

 �(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程�件的基礎(chǔ)上進一步發(fā)展的�(chǎn)�。它是作為專�集成電路ASIC)領(lǐng)域中的一種半定制電路而出�(xiàn)�,既解決了定制電路的不足,又克服了原有可編程器件門電路�(shù)有限的缺點�

參數(shù)

    品牌:ALTERA
    批號� 2019+
    封裝:BGA
    �(shù)量: 500
    �(chǎn)品種類:FPGA - �(xiàn)場可編程門陣列
    輸入/輸出端數(shù)�:  195 I/O
    工作電源電壓:  1.15 V to 1.25 V

高內(nèi)存邏輯比和乘法器邏輯�

    高I/O計數(shù)、低密度和中等密度設(shè)備,用于用戶I/O限制
    �(yīng)�
    可調(diào)I/O�(zhuǎn)換速率,以改善信號完整�
    支持LVTTL、LVCMOS、SSTL、HSTL、PCI、PCI-X等I/O�(biāo)�(zhǔn)�
    LVPECL、總線LVDS(BLVDS�、LVDS、迷你LVDS、RSDS和PPDS
    支持多值片上終端(OCT)校�(zhǔn)功能
    消除工藝、電壓和溫度的變化(PVT�
    每個設(shè)備有四個鎖相環(huán)(PLL),提供強大的時鐘管理和
    �(shè)備時鐘管�、外部系�(tǒng)時鐘管理�
    I/O接口
    每個PLL有五個輸�
    可級�(lián)以節(jié)省I/O、簡化PCB布線和減少抖�
    可動�(tài)重新配置以改變相�、倍頻�
    在不重新配置
    裝置
    無需外部控制器的遠程系統(tǒng)升級
    專用循環(huán)冗余代碼檢查器電路,用于檢測單個事�
    (SEU)問�

維庫電子�,電子知�,一查百��

已收錄詞�160739