AD1896是一�24�、高性能、單芯片、第二代異步采樣率轉(zhuǎn)換器?;贏nalogDevices�(duì)其首款異步采樣率�(zhuǎn)換器AD1890的經(jīng)�(yàn),AD1896提供了改�(jìn)的性能和附加功�。這種改�(jìn)的性能包括-117 dB�-133 dB的THD+N范圍,具體取決于采樣率和輸入頻率�142 dB(A加權(quán))動(dòng)�(tài)范圍,輸入和輸出采樣率的192 kHz采樣頻率,改�(jìn)的抖�(dòng)抑制,以�1:8的上采樣率和7.75:1的下采樣率。其他功能包括更多的串行格式、旁路模�、更好的�(shù)字信�(hào)處理器接口和匹配的相位模式。AD1896具有用于串行輸入和輸出端口的3線接�,支持左�(duì)齊、I2S和右�(duì)齊(16�18�20�24位)模式。此�,串行輸出端口支持TDM模式,用于將多�(gè)AD1896菊花鏈連接到數(shù)字信�(hào)處理器。當(dāng)選擇20��18位或16位輸出數(shù)�(jù)�(shí),串行輸出數(shù)�(jù)�(huì)抖動(dòng)�20�18�16�。AD1896采樣率將串行輸入端口的數(shù)�(jù)�(zhuǎn)換為串行輸出端口的采樣率。串行輸入端口上的采樣率可以與輸出串行端口的輸出采樣率異步。AD1896的主�(shí)鐘MCLK可以與串行輸入和輸出端口異步。MCLK可以通過(guò)AD1896主時(shí)鐘振蕩器在片外或片上生成。由于MCLK可以與輸入或輸出串行端口異步,因此可以使用晶體在�(nèi)部生成MCLK,以減少板上的噪聲和EMI排放。當(dāng)MCLK與輸出或輸入串行端口同步�(shí),AD1896可以配置為主模式,其中MCLK被劃分并用于為與MCLK同步的串行端口生成左/右時(shí)鐘和位時(shí)�。AD1896支持輸入和輸出串行端口的256¥fS�512¥mS�768¥fS的主模式。從概念上講,AD1896�220的速率�(duì)串行輸入�(shù)�(jù)�(jìn)行插�,并以輸出采樣率�(duì)插值數(shù)�(jù)流�(jìn)行采�。在�(shí)踐中,使用具�220�(gè)多相�64抽頭FIR濾波�、FIFO、測(cè)�5ps�(nèi)輸入和輸出樣本之間時(shí)間差的數(shù)字伺服環(huán)路以及跟蹤采樣率比的�(shù)字電路來(lái)�(zhí)行插值和輸出采樣。請(qǐng)參閱操作理論部分。數(shù)字伺服回路和采樣率比電路自動(dòng)跟蹤輸入和輸出采樣率�
電源電壓(DC)�3.30V(min)
供電電流�43.0 mA
通道�(shù)�
針腳�(shù)�28
位數(shù)�24
耗散功率�132 mW
分辨�(Bits)�24.0
輸出功率�132 mW
工作溫度(Max)�105�
工作溫度(Min)�-40�
電源電壓�3.135V~3.465V
安裝方式:Surface Mount
引腳�(shù)�28
封裝:SSOP-28
�(zhǎng)度:10.2 mm
寬度�5.3 mm
高度�1.75 mm
封裝:SSOP-28
RoHS�(biāo)�(zhǔn):RoHS Compliant
含鉛�(biāo)�(zhǔn):Lead Free
REACH SVHC�(biāo)�(zhǔn):No SVHC
�(chǎn)品生命周期:Active
包裝方式:Tube
制造應(yīng)用:�(shù)字音頻接�,Audio,�(chē)�,Portable Devices