�(nèi)�交錯是用來提高內(nèi)存性能的一種技�(shù),它使內(nèi)存各個面的刷新時鐘信號與讀寫時鐘信號能夠交錯出�(xiàn),實�(xiàn)CPU在刷新一個內(nèi)存面的同時對另一個內(nèi)存面進行讀寫,這樣就不必花費專門的時間來對各個內(nèi)存面進行刷新�
�(nèi)存交錯功能可并行閱讀大內(nèi)存芯片,減小�(nèi)存訪問時間。內(nèi)存交錯功能最多可并行訪問單CPU�(nèi)存板上的 32 個內(nèi)存芯��
1、MVP3 or MVP3G� Labeled“VT82C598�
2、MVP4� labeled “VT82C501�
3、Apollo Pro,Apollo Pro Plus,Apollo Pro133,Apollo Pro133A;Labeled“VT82C691”or“VT82C693”or“VT82C693A”or“VT82C694X�
4、KX133� Labeled “VT8371�
5、KT133� Labeled “VT8363�
�(nèi)存交錯運行模式主要有2路交錯(2-Bank Interleave)和4路交錯(4-Bank Interleave)兩�。出于保證系�(tǒng)�(wěn)定的考慮,很多基于VIA芯片組的主板在默認情況下�(guān)閉了�(nèi)存交錯模式或默認最多以2路方式來運行。進行�(nèi)存性能的優(yōu)化時,可在BIOS中通過簡單�(shè)置將其打開激��
維庫電子�,電子知�,一查百��
已收錄詞�153979�