�(chǎn)品型� | XC6SLX25-2CSG324I |
描述 | 集成電路FPGA 226 I / O 324CSBGA |
分類 | 集成電路(IC),嵌入式-FPGA(�(xiàn)場可編程門陣列) |
制造商 | Xilinx公司 |
系列 | Spartan?-6LX |
打包 | 托盤 |
零件狀�(tài) | 活� |
電壓-電源 | 1.14V?1.26V |
工作溫度 | -40°C?100°C(TJ) |
包裝/� | 324-LFBGA,CSPBGA |
供應(yīng)商設(shè)備包� | 324-CSPBGA(15x15) |
基本零件� | XC6SLX25 |
XC6SLX25-2CSG324I
制造商包裝說明 | 15 X 15 MM�0.80 MM間距,無�,BGA-324 |
符合REACH | � |
符合歐盟RoHS | � |
狀�(tài) | 活� |
可編程邏輯類� | �(xiàn)場可編程門陣列 |
最大時(shí)鐘頻� | 667.0兆赫 |
CLB-Max的組合延� | 0.26納秒 |
JESD-30代碼 | S-PBGA-B324 |
JESD-609代碼 | e1 |
總RAM� | 958464 |
CLB�(shù)� | 1879.0 |
輸入�(shù)� | 226.0 |
邏輯單元�(shù) | 24051.0 |
輸出�(shù)� | 226.0 |
端子�(shù) | 324 |
最低工作溫� | -40� |
最高工作溫� | 100� |
包裝主體材料 | 塑料/�(huán)氧樹� |
包裝代碼 | LFBGA |
包裝等效代碼 | BGA324,18X18,32 |
包裝形狀 | 四方� |
包裝形式 | �(wǎng)格狀,低輪廓,精�(xì)間距 |
峰值回流溫�(�) | 260 |
電源 | 1.2,2.5 / 3.3 |
座高 | 1.5毫米 |
子類� | �(xiàn)場可編程門陣列 |
電源電壓�(biāo)� | 1.2� |
最小供電電� | 1.14� |
最大電源電� | 1.26� |
安裝類型 | 表面貼裝 |
技�(shù) | CMOS |
溫度等級 | �(chǎn)�(yè) |
終端完成 | �/銀/�(Sn96.5Ag3.0Cu0.5) |
終端表格 | � |
端子間距 | 0.8毫米 |
終端位置 | 底部 |
�(shí)間@峰值回流溫�-最�(�) | 30 |
長度 | 15.0毫米 |
寬度 | 15.0毫米 |
RoHS狀�(tài) | 符合ROHS3 |
水分敏感性水�(MSL) | 3(168小時(shí)) |
Spartan-6 LX FPGA:邏輯優(yōu)�
專為低成本而設(shè)�(jì)
多�(gè)高效集成�
�(yōu)化的I/O�(biāo)�(zhǔn)選擇
交錯�
大批量塑料絲焊封�
靜態(tài)和動�(tài)功耗低
45nm工藝針對成本和低功耗�(jìn)行了�(yōu)�
休眠掉電模式可實(shí)�(xiàn)零功�
掛起模式通過多引腳喚�,控制增�(qiáng)來維持狀�(tài)和配�
多電壓,多標(biāo)�(zhǔn)SelectIO?接口�
每�(gè)差分I/O高達(dá)1,080Mb/s的數(shù)�(jù)傳輸速率
可選輸出�(qū)動器,每�(gè)引腳最�24mA
3.3V�1.2VI/O�(biāo)�(zhǔn)和協(xié)�
低成本HSTL和SSTL存儲器接�
熱插拔合�(guī)
可調(diào)的I/O�(zhuǎn)換速率以改善信號完整�
LXTFPGA中的高速GTP串行收發(fā)�
高達(dá)3.2Gb/s
用于PCIExpress�(shè)�(jì)(LXT)的集成端�(diǎn)模塊
低成本PCI?技�(shù)支持�33MHz�32位和64位規(guī)范兼容�
高效的DSP48A1切片
高性能算術(shù)和信號處�
快速的18x18乘法器和48位累加器
流水線和級聯(lián)能力
�(yù)加器以協(xié)助過濾器�(yīng)�
集成�(nèi)存控制器模塊
DDR,DDR2,DDR3和LPDDR支持
�(shù)�(jù)速率高達(dá)800Mb/s(12.8Gb/s峰值帶�)
具有�(dú)立FIFO的多端口總線�(jié)�(gòu)可減少設(shè)�(jì)�(shí)序問�
邏輯資源豐富,邏輯容量增�
可選的移位寄存器或分布式RAM支持
高效�6輸入LUT可提高性能并最大程度地降低功�
具有雙觸�(fā)器的LUT,適用于以管線為中心的應(yīng)�
具有多種粒度的BlockRAM
具有塊寫入功能的快速塊RAM
18Kb塊可以選擇編程為兩�(gè)�(dú)立的9Kb塊RAM
�(shí)鐘管理磁�(CMT)可增�(qiáng)性能
低噪�,靈活的�(shí)�
�(shù)字時(shí)鐘管理器(DCM)消除了時(shí)鐘偏斜和占空比失�
鎖相�(huán)(PLL)用于低抖動時(shí)�
頻率合成,同�(shí)�(jìn)行乘�,除法和相移
16�(gè)低偏斜的全球�(shí)鐘網(wǎng)�(luò)
簡化配置,支持低成本�(biāo)�(zhǔn)
2針自動檢測配�
廣泛的第三方SPI(最高x4)和NOR閃存支持
具有JTAG的功能豐富的Xilinx平臺閃存
MultiBoot支持使用看門狗保�(hù)功能對多�(gè)比特流�(jìn)行遠(yuǎn)程升�
增強(qiáng)�(shè)�(jì)保護(hù)的安全�
唯一的設(shè)備DNA�(biāo)識符,用于設(shè)�(jì)�(yàn)�
大型�(shè)備中的AES比特流加�
借助增強(qiáng)的低成本MicroBlaze?軟處理器�(shí)�(xiàn)更快的嵌入式處理
�(yè)界領(lǐng)先的IP和參考設(shè)�(jì)
高速接口,包括:串行ATA,Aurora�1G以太�(wǎng),PCIExpress,OBSAI,CPRI,EPON,GPON,DisplayPort和XAUI
XC6SLX25-2CSG324I符號
XC6SLX25-2CSG324I腳印