�(chǎn)品型�(hào) | XC3S500E-4FGG320C |
描述 | IC FPGA 232 I/O 320FBGA |
分類 | 集成電路(IC),嵌入式FPGA(�(xiàn)�(chǎng)可編程門陣列) |
�(chǎn)品型�(hào) | XC3S500E-4FGG320C |
描述 | IC FPGA 232 I/O 320FBGA |
分類 | 集成電路(IC),嵌入式FPGA(�(xiàn)�(chǎng)可編程門陣列) |
生產(chǎn)廠家 | Xilinx公司 |
系列 | Spartan?-3E |
部分狀�(tài) | 活� |
電壓-電源 | 1.14V~1.26V |
工作溫度 | 0°C~85°C(TJ) |
�/� | 320-BGA |
供應(yīng)商設(shè)備包 | 320-FBGA(19x19) |
基礎(chǔ)部件�(hào) | XC3S500E |
Virtex-4 LX:高性能邏輯�(yīng)用解決方�
Xesium�(shí)鐘技�(shù)
�(shù)字時(shí)鐘管理器(DCM)模塊
附加的相位匹配時(shí)鐘分頻器(PMCD)
差分全局�(shí)�
XtremeDSPSlice
18x18,二�(jìn)制補(bǔ)�,帶符號(hào)乘法�
可選的管道階�
�(nèi)置累加器(48�)和加法器/減法�
智能RAM�(nèi)存層次結(jié)�(gòu)
分布式RAM
雙端�18KbitRAM塊·可選的管線�(jí)·可選的可編程FIFO邏輯自動(dòng)將RAM信號(hào)重新映射為FIFO信號(hào)
高速存�(chǔ)器接口支持DDR和DDR-2SDRAM,QDR-II和RLDRAM-II
SelectIO技�(shù)
1.5V�3.3VI/O操作
�(nèi)置ChipSync源同步技�(shù)
�(shù)控阻�(DCI)有源終端
�(xì)粒度的I/O銀行業(yè)�(wù)(在一�(gè)銀行中配置)
靈活的邏輯資�
安全芯片AES位流加密
90nm銅CMOS工藝
1.2V核心電壓
倒裝芯片封裝,包括無鉛封裝選�
可編程邏輯類� | �(xiàn)�(chǎng)可編程門陣列 |
總RAM位數(shù) | 368640 |
蓋茨�(shù)� | 500000 |
符合REACH�(biāo)�(zhǔn) | � |
符合歐盟RoHS�(biāo)�(zhǔn) | � |
狀�(tài) | 活� |
�(shí)鐘頻�-最大� | 572.0 MHz |
CLB-Max的組合延� | 0.76 ns |
JESD-30代碼 | S-PBGA-B320 |
JESD-609代碼 | E1 |
CLB�(shù)� | 1164.0 |
等效門�(shù) | 500000.0 |
輸入�(shù)� | 232.0 |
邏輯單元的數(shù)� | 10476.0 |
輸出�(shù)� | 176.0 |
終端�(shù)� | 320 |
工作溫度-最小� | 0� |
工作溫度-最� | 85� |
組織 | 1164 CLBS�500000 GATES |
峰值回流溫�(�) | 260 |
電源 | 1.2,1.2/3.3,2.5 |
資格狀�(tài) | 不合� |
坐姿高度-最� | 2.0毫米 |
子類� | �(xiàn)�(chǎng)可編程門陣列 |
電源電壓 | 1.2 V |
電源電壓-最小� | 1.14 V |
電源電壓-最大� | 1.26 V |
安裝類型 | 表面貼裝 |
技�(shù) | CMOS |
溫度等級(jí) | 其他 |
終端完成 | �/銀/�(Sn95.5Ag4.0Cu0.5) |
終端表格 | � |
終端間距 | 1.0毫米 |
終端位置 | 底部 |
�(shí)間@峰值回流溫�-最大�(s) | 三十 |
長度 | 19.0毫米 |
寬度 | 19.0毫米 |
包裝體材� | 塑料/�(huán)氧樹� |
包裹代碼 | BGA |
包等�(jià)代碼 | BGA320,18X18,40 |
包裝形狀 | 廣場(chǎng) |
包裝�(fēng)� | �(wǎng)格陣� |
制造商包裝說明 | 19 X 19 MM�2 MM高度�1 MM間距,無�,F(xiàn)BGA-320 |