EPM1270T144I5N是MAX?II系列即時啟動,非易失性cpld基于0.18 μ m, 6層金屬閃光過�,密度從240�2210邏輯元素(LEs)(128�2210等效宏細(xì)�)�8 Kbits的非易失性存�。與其他CPLD體系�(jié)�(gòu)相比,MAX II�(shè)備提供高I/O計數(shù)、快速性能和可靠的擬合。MAX II�(shè)備以MultiVolt核心、用戶閃�(UFM)塊和增強(qiáng)的系�(tǒng)�(nèi)可編�(ISP)為特�(diǎn),旨在降低成本和功�,同時為總線橋接、I/O�(kuò)�、上電復(fù)�(POR)和排序控制以及設(shè)備配置控制等�(yīng)用提供可編程解決方案�
●低成本、低功耗CPLD
●即�、非易失性架�(gòu)
●待�(jī)電流低至25 μ A
●提供快速傳播延遲和時鐘輸出時間
●提供四個全局時鐘,每個邏輯陣列塊(LAB)有兩個時鐘可�
●UFM塊高�(dá)8 Kbits的非易失性存�
●多伏核�,使外部電源電壓的設(shè)備或3.3 V/2.5 V�1.8 V
●多伏I/O接口,支�3.3 v�2.5 v�1.8 v�1.5 v邏輯電平
●總線友好的架構(gòu),包括可編程回轉(zhuǎn)速率,驅(qū)動強(qiáng)�,總線保�,可編程上拉電阻
●Schmitt觸發(fā)器支持耐噪音輸�(每引腳可編程)
●I/ o完全符合外圍組件互連特殊興趣組(PCI SIG) PCI本地總線�(guī)范修訂版2.2,用于在66 MHz�3.3 v操作
●支持hot-socketing
●內(nèi)置聯(lián)合測試行動組(JTAG)邊界掃描測試(BST)電路符合IEEE�(biāo)�(zhǔn)1149.1-1990
●ISP電路符合IEEE Std. 1532
品牌 | INTEL(英特�) | 傳播延遲—最大� | 6.2 ns |
分類 | CPLD�(fù)雜可編程邏輯器件 | 存儲類型 | Flash |
系列 | EPM1270 | 濕度敏感� | Yes |
安裝�(fēng)� | SMD/SMT | 邏輯�(shù)組塊�(shù)量——LAB | 127 |
封裝 | TQFP-144 | 邏輯元件�(shù)� | 1270 |
工作電源電壓 | 2.5 V, 3.3 V | 工作電源電流 | 55 mA |
大電池數(shù)� | 980 | �(chǎn)品類� | CPLD - Complex Programmable Logic Devices |
輸入/輸出端數(shù)� | 116 I/O | 電源電壓-最� | 3.6 V |
最小工作溫� | - 40 C | 電源電壓-最� | 2.375 V |
最大工作溫� | + 85 C | 總內(nèi)� | 8192 bit |
最大工作頻� | 304 MHz |
EPM1270T144I5N原理�
EPM1270T144I5N引腳�
EPM1270T144I5N封裝
EPM1270T144I5N料號解釋