Verilog是術(shù)語“驗證”和“邏輯”的組合� 它是硬件描述語言或特殊類型的編程語言,用于描述數(shù)字系�(tǒng)和電路的硬件實現(xiàn)� 它是一種硬件描述語言,請記住,它不是編程語言�
Prabhu Goel,黃志來,Douglas Warmke和Phil Moorby�1983-1984年左右開�(fā)了Verilog� 第一個名稱是“自動化集成�(shè)計系�(tǒng)�,該名稱�(jìn)一步更名為“網(wǎng)�(guān)�(shè)計自動化”,并在1990年被Cadence收購。Cadence�(xiàn)在是Verilog和Verilog-XL的版�(quán)所有者�
首先,使用Verilog來定義和啟動仿真� 后來,該語言的流行提出了�(jìn)一步開�(fā)的需求,并導(dǎo)致了邏輯電路的綜��
cadence � Verilog 語言作為開源�(fā)布� IEEE � Verilog 的第一個標(biāo)�(zhǔn)化標(biāo)記為 1364-1995,并命名� Verilog-95�
Verilog有兩種類型的�(shè)計方�� 他們是 - 自下而上的方法和自上而下的方��
自下而上的方法: 這是�(shè)計模型的常規(guī)方法� 該計劃在登機口級別實施� 典型的門用于實現(xiàn)� 此方法為不同的結(jié)�(gòu)和有序計劃開辟了道路�
自上而下的方法: 與傳�(tǒng)方法相比,此方法具有一些優(yōu)�� 在這里可以使更改變得更容易� 早期測試也是可能��
Verilog具有Verilog HDL的三個基本運算符�
1、一元Verilog運算子: 這些類型的Verilog運算符排在第一��
例如:x =?y; 這里的�?”是一元運算符
2、二�(jìn)制Verilog運算符: 這些類型的Verilog運算符位于兩個操作數(shù)之間�
例如:x = y || z; 在這里� ||� 是二�(jìn)制運算符�
3、三元Verilog運算子: T這些類型的Verilog運算符使用兩個不同的運算符來區(qū)分三個運算符�
例如:x = y� z:w; 這里 '�' �'�'是三元運算符�
以上就是什么是Verilog的相�(guān)介紹,在Verilog HDL�,可以使用整�(shù),寄存器(reg�,向量(reg或net�(shù)�(jù)類型,若干位長度)和時間的數(shù)��
維庫電子通,電子知識,一查百��
已收錄詞�153979�