類別:集成電� (IC)
家庭:嵌入式 - CPLD(復(fù)雜可編程邏輯器件�
系列:XC9500XL
可編程類型:系統(tǒng)�(nèi)可編程(最� 10,000 次編�/擦除循環(huán)�
類別:集成電� (IC)
家庭:嵌入式 - CPLD(復(fù)雜可編程邏輯器件�
系列:XC9500XL
可編程類型:系統(tǒng)�(nèi)可編程(最� 10,000 次編�/擦除循環(huán)�
特點(diǎn)�-
存儲器類型:FLASH
最大延遲時� tpd(1)�7.5nS
電壓�3.3V
宏單元數(shù)�288
輸入/輸出�(shù)�192
邏輯�/元件�(shù)�-
工作溫度�0°C ~ 70°C
安裝類型:表面貼�
封裝/外殼�256-BGA
包裝:托�
供應(yīng)商設(shè)備封裝:*
針對高性能3.3V系統(tǒng)�(jìn)行了�(yōu)�
5 ns引腳至引腳邏輯延�,內(nèi)部系�(tǒng)頻率高達(dá)208 MHz
小尺寸封�,包括VQFP,TQFP和CSP(芯片級封�)
適用于所有包裝的無鉛�(chǎn)�
降低功率�(yùn)�
5V容限I / O引腳可接�5V�3.3V�2.5V信號
3.3V�2.5V輸出能力
先�(jìn)�0.35微米特征尺寸CMOS FastFLASH技�(shù)
先�(jìn)的系�(tǒng)功能
在系�(tǒng)可編�
采用FastCONNECT II開關(guān)矩陣,具有出色的引腳鎖定和可布線�
超寬54輸入功能�
每個宏單元最�90個產(chǎn)品術(shù)�,具有單�(dú)的產(chǎn)品期限分�
具有三個全局時鐘和一個產(chǎn)品時鐘的本地時鐘反轉(zhuǎn)
每個輸出引腳的單獨(dú)輸出使能本地反轉(zhuǎn)
在所有用戶和邊界掃描引腳輸入上輸入遲�
所有用戶引腳輸入上的總線保持電�
支持熱插拔功�
所有器件均支持IEEE Std 1149.1邊界掃描(JTAG)
四個引腳兼容的器件密度
36�288個宏單元,有800�6400個可用門
快速并�(fā)編程
單個輸出的�(zhuǎn)換速率控制
增強(qiáng)的數(shù)�(jù)安全功能
卓越的品�(zhì)和可靠�
10,000個編�/擦除周期耐久性等�
20年的�(shù)�(jù)保留
�5V�(nèi)核XC9500系列引腳兼容,采用通用封裝尺寸
可編程邏輯類� | FLASH PLD |
符合REACH�(biāo)�(zhǔn) | � |
狀�(tài) | 活� |
時鐘頻率-最大� | 125.0 MHz |
在系�(tǒng)可編� | � |
JESD-30代碼 | S-PBGA-B256 |
JESD-609代碼 | E0 |
JTAG BST | � |
延遲時間tpd(1)最大� | 7.5ns |
電壓供應(yīng)-�(nèi)� | 3V~3.6V |
邏輯元素/塊的�(shù)� | 16 |
蓋茨�(shù)� | 6400 |
宏單元數(shù) | 288.0 |
終端�(shù)� | 256 |
工作溫度-最小� | 0� |
工作溫度-最� | 70� |
組織 | 0專用輸入�192 I/O |
輸出功能 | 宏蜂� |
峰值回流溫�(�) | 225 |
電源 | 2.5/3.3,3.3 |
傳播延遲 | 7.5 ns |
資格狀�(tài) | 不合� |
坐姿高度-最� | 2.55毫米 |
子類� | 可編程邏輯器� |
電源電壓 | 3.3 V |
電源電壓-最小� | 3.0 V |
電源電壓-最大� | 3.6 V |
安裝類型 | 表面貼裝 |
技�(shù) | CMOS |
溫度等級 | 商業(yè) |
終端完成 | �/�(Sn63Pb37) |
終端表格 | � |
終端間距 | 1.27毫米 |
終端位置 | 底部 |
時間@峰值回流溫�-最大�(s) | 三十 |
長度 | 27.0毫米 |
寬度 | 27.0毫米 |
附加功能 | � |
包裝體材� | 塑料/�(huán)氧樹� |
包裹代碼 | BGA |
包等價代� | BGA256,20X20,50 |
包裝形狀 | 廣場 |
包裝�(fēng)� | �(wǎng)格陣� |
制造商包裝說明 | PLASTIC,BGA-256 |