�(chǎn)品型� XC5VSX50T-2FFG665I描述IC FPGA 360 I/O 665FCBGA分類集成電路(IC),嵌入式-FPGA(�(xiàn)場可編程門陣列)生產(chǎn)廠家Xilinx公司系列 Virtex-5SXT部分狀�(tài)活性電�-電源0.95V1.05V工作溫度-40°C100°C(TJ)包裝/�665-BBGA,F(xiàn)CBGA供應(yīng)商設(shè)備包�665-FCBGA(27x27)基本零件� XC5VSX50T
�(chǎn)品型� XC5VSX50T-2FFG665I描述IC FPGA 360 I/O 665FCBGA分類集成電路(IC),嵌入式-FPGA(�(xiàn)場可編程門陣列)生產(chǎn)廠家Xilinx公司系列 Virtex-5SXT部分狀�(tài)活性電�-電源0.95V1.05V工作溫度-40°C100°C(TJ)包裝/�665-BBGA,F(xiàn)CBGA供應(yīng)商設(shè)備包�665-FCBGA(27x27)基本零件� XC5VSX50T
五個平臺LX,LXT,SXT,TXT和FXT
。Virtex-5 LX:高性能通用邏輯�(yīng)�
。Virtex-5 LXT:具有高級串行連接的高性能邏輯
。Virtex-5 SXT:具有高級串行連接的高性能信號處理�(yīng)�
。Virtex-5 TXT:具有雙密度高級串行連接的高性能系統(tǒng)
。Virtex-5 FXT:具有高級串行連接的高性能嵌入式系�(tǒng)
跨平臺兼容�
。LXT,SXT和FXT器件使用可調(diào)�(wěn)壓器在同一封裝中的占位面積兼容
最先�(jìn),高性能,最佳利用的FPGA架構(gòu)
。真正的6輸入查找�(LUT)技�(shù)
。雙5-LUT選項
。改�(jìn)的減少躍�(diǎn)路由
�64位分布式RAM選項
。SRL32 / Dual SRL16選項
�(qiáng)大的時鐘管理磁貼(CMT)時鐘
。數(shù)字時鐘管理器(DCM)模塊用于零延遲緩�,頻率合成和時鐘相移
。PLL模塊,用于輸入抖動濾�,零延遲緩沖,頻率合成和相位匹配時鐘分頻
36 Kb塊RAM / FIFO
。真正的雙端口RAM�
。增�(qiáng)的可選可編程FIFO邏輯
??删幊痰?/p>
。真正的雙端口寬度高�(dá)x36
。簡單的雙端口寬度高�(dá)x72
。內(nèi)置可選的糾錯電路
�(可選)將每個塊編程為兩個獨(dú)立的18-Kbit�
高性能并行SelectIO技�(shù)
�1.2�3.3VI / O操作
。使用ChipSync?技�(shù)的源同步接口
。數(shù)控阻�(DCI)有源終端
。靈活的�(xì)粒度I / O銀行業(yè)�(wù)
。高速存儲器接口支持
先�(jìn)的DSP48E Slice
�25 x 18,二�(jìn)制補(bǔ)�,乘�
。可選的加法�,減法器和累加器
??蛇x流水�
??蛇x的按位邏輯功�
。專用級�(lián)連接
靈活的配置選�
。SPI和并行FLASH接口
。多比特流支�,帶有專用的后備重新配置邏輯
。自動總線寬度檢測功�
所有設(shè)備上的系�(tǒng)�(jiān)視功�
。片�/片外熱監(jiān)�
。片�(nèi)/片外電源�(jiān)�
。JTAG訪問所有監(jiān)控數(shù)�
用于PCI Express�(shè)計的集成端點(diǎn)模塊
。LXT,SXT,TXT和FXT平臺
。符合PCI Express基本�(guī)�1.1
。每塊x1,x4或x8通道支持
。與RocketIO?收發(fā)器配合使�
三模10/100/1000 Mb / s以太�(wǎng)MAC
。LXT,SXT,TXT和FXT平臺
。RocketIO收發(fā)器可以用作PHY或使用許多軟MII(媒體�(dú)立接�)選項連接到外部PHY
RocketIO GTP收發(fā)�100 Mb / s�3.75 Gb / s
。LXT和SXT平臺
RocketIO GTX收發(fā)�150 Mb / s�6.5 Gb / s
。TXT和FXT平臺
PowerPC 440微處理器
。僅FXT平臺
。RISC架構(gòu)
�7級流水線
。包�32 KB的指令和�(shù)�(jù)緩存
。優(yōu)化的處理器接口結(jié)�(gòu)(交叉開關(guān))
65納米銅CMOS工藝技�(shù)
1.0V核心電壓
高信號完整性倒裝芯片封裝,提供標(biāo)�(zhǔn)或無鉛封裝選�
?
可編程邏輯類� | �(xiàn)場可編程門陣列 |
符合REACH | � |
符合歐盟RoHS | � |
狀�(tài) | 活� |
最大時鐘頻� | 1265.0兆赫 |
JESD-30代碼 | S-PBGA-B665 |
JESD-609代碼 | E1 |
總RAM� | 4866048 |
CLB�(shù)� | 4080.0 |
輸入�(shù)� | 360.0 |
邏輯單元�(shù) | 52224.0 |
輸出�(shù)� | 360.0 |
端子�(shù) | 665 |
組織 | 4080 CLBS |
峰值回流溫�(�) | 250 |
電源 | 1,2.5 |
資格狀�(tài) | 不合� |
座高 | 2.9毫米 |
子類� | �(xiàn)場可編程門陣列 |
電源電壓�(biāo)� | 1.0� |
最小供電電� | 0.95� |
最大電源電� | 1.05� |
表面貼裝 | � |
技�(shù) | CMOS |
終端完成 | �/銀/�(Sn95.5Ag4.0Cu0.5) |
終端表格 | � |
端子間距 | 1.0毫米 |
終端位置 | 底部 |
時間@峰值回流溫度最大�(�) | 三十 |
長度 | 27.0毫米 |
寬度 | 27.0毫米 |
包裝主體材料 | 塑料/�(huán)氧樹� |
包裝代碼 | BGA |
包裝等效代碼 | BGA665,26X26,40 |
包裝形狀 | 廣場 |
包裝形式 | �(wǎng)格陣� |
制造商包裝說明 | 27 X 27 MM,無�,F(xiàn)BGA-665 |