�(chǎn)品型� | XC2V1000-4FG256I |
描述 | IC FPGA 172 I/O 256FBGA |
分類 | 集成電路(IC),嵌入式FPGA(�(xiàn)場可編程門陣列) |
�(chǎn)品型� | XC2V1000-4FG256I |
描述 | IC FPGA 172 I/O 256FBGA |
分類 | 集成電路(IC),嵌入式FPGA(�(xiàn)場可編程門陣列) |
生產(chǎn)廠家 | Xilinx公司 |
系列 | Virtex?-II |
部分狀�(tài) | 過時� |
電壓-電源 | 1.425V~1.575V |
工作溫度 | -40°C~100°C(TJ) |
�/� | 256-BGA |
供應(yīng)商設(shè)備包 | 256-FBGA(17x17) |
基礎(chǔ)部件� | XC2V1000 |
�(yè)界首個平臺FPGA解決方案
IP沉浸式架�(gòu)
密度�40K�8M系統(tǒng)門
420 MHz�(nèi)部時鐘速度(高級�(shù)�(jù))
840+ Mb / s I / O(高級�(shù)�(jù))
SelectRAM�(nèi)存層次結(jié)�(gòu)
�18 Kbit塊SelectRAM資源中的3 Mb雙端口RAM
高達1.5 Mb的分布式SelectRAM資源
外部存儲器的高性能接口
DRAM接口·SDR / DDR SDRAM·�(wǎng)�(luò)FCRAM·減少延遲DRAM
SRAM接口·SDR / DDR SRAM·QDRSRAM
CAM接口
算術(shù)函數(shù)
專用�18位x 18位乘法器模塊
快速前瞻承載邏輯鏈
靈活的邏輯資�
具有時鐘使能功能的高�93,184個內(nèi)部寄存器/鎖存�
高達93,184個查找表(LUT)或可級聯(lián)�16位移位寄存器
寬多路復(fù)用器和寬輸入功能支持
橫向級聯(lián)鏈和�(chǎn)品總和支�
�(nèi)部三�(tài)匯流
高性能時鐘管理電路
最�12個DCM(�(shù)字時鐘管理器)模塊·精確的時鐘校正·靈活的頻率合成·高分辨率相移
16個全局時鐘多路�(fù)用緩沖器
有源互連技�(shù)
第四代分段路由結(jié)�(gòu)
可預(yù)測的快速路由延�,獨立于扇出
SelectIO - 超級技�(shù)
最�1,108個用戶I / O.
19個單端和6個差分標(biāo)�(zhǔn)
每個I / O可編程灌電流(2 mA�24 mA)
�(shù)字控制阻�(DCI)I / O:用于單端I / O�(biāo)�(zhǔn)的片�(nèi)匹配電阻
兼容PCI-X(133 MHz�66 MHz)�3.3V
符合PCI�(biāo)�(zhǔn)(66 MHz�33 MHz)�3.3V
符合CardBus�(biāo)�(zhǔn)(33 MHz)�3.3V
差分信號·具有電流模式�(qū)動器�840 Mb / s低壓差分信號I / O(LVDS)·總線LVDS I / O·帶有電流�(qū)動緩沖器的閃電數(shù)�(jù)傳輸(LDT)I / O·低壓正發(fā)射極耦合邏輯(LVPECL)I / O·�(nèi)置DDR輸入和輸出寄存器
專有的高性能SelectLink技�(shù)·高帶寬數(shù)�(jù)路徑·雙倍數(shù)�(jù)速率(DDR)鏈接·基于Web的HDL生成方法
由Xilinx Foundation和Alliance Series開發(fā)系統(tǒng)提供支持
集成的VHDL和Verilog�(shè)計流�
10M系統(tǒng)門�(shè)計的匯編
互聯(lián)�(wǎng)團隊�(shè)�(ITD)工具
基于SRAM的系�(tǒng)�(nèi)配置
快速SelectMAP配置
三重�(shù)�(jù)加密�(biāo)�(zhǔn)(DES)安全選項(比特流加�)
IEEE 1532支持
部分重新配置
無限的可重編程�
回讀功能
采用0.12μm高速晶體管�0.15μm8層金屬工�
1.5V(VCCINT)�(nèi)核電�,專�3.3V VCCAUX輔助和VCCO I / O電源
IEEE 1149.1兼容的邊界掃描邏輯支�
采用三種�(biāo)�(zhǔn)精細(xì)間距(0.80 mm�1.00 mm�1.27 mm)的倒裝芯片和引線鍵合球柵陣�(BGA)封裝
100%工廠測試
可編程邏輯類� | �(xiàn)場可編程門陣列 |
狀�(tài) | 停產(chǎn) |
總RAM位數(shù) | 737280 |
時鐘頻率-最大� | 650.0 MHz |
CLB-Max的組合延� | 0.44 ns |
JESD-30代碼 | S-PBGA-B256 |
JESD-609代碼 | E0 |
CLB�(shù) | 1280.0 |
等效門�(shù) | 1000000.0 |
輸入�(shù)� | 172.0 |
邏輯單元的數(shù)� | 11520.0 |
輸出�(shù)� | 172.0 |
終端�(shù)� | 256 |
組織 | 1280 CLBS�1000000 GATES |
峰值回流溫�(�) | 225 |
電源 | 1.5,1.5 / 3.3,3.3 |
資格狀�(tài) | 不合� |
坐姿高度-最� | 2.0毫米 |
子類� | �(xiàn)場可編程門陣列 |
電源電壓 | 1.5 V |
電源電壓-最小� | 1.425 V |
電源電壓-最大� | 1.575 V |
安裝類型 | 表面貼裝 |
技�(shù) | CMOS |
終端完成 | �/�(Sn63Pb37) |
終端表格 | � |
終端間距 | 1.0毫米 |
終端位置 | 底部 |
時間@峰值回流溫�-最大�(s) | 三十 |
長度 | 17.0毫米 |
寬度 | 17.0毫米 |
包裝體材� | 塑料/�(huán)氧樹� |
包裹代碼 | BGA |
包等價代� | BGA256,16X16,40 |
包裝形狀 | 廣場 |
包裝�(fēng)� | �(wǎng)格陣� |
制造商包裝說明 | 17 X 17 MM�1 MM PITCH,MO-034AAF-1,F(xiàn)BGA-256 |