PCI2050BIGHK橋接器在兩個以66-MHz最大總線頻率運(yùn)行的外圍組件互�(PCI)總線之間提供高性能連接路徑。事�(wù)�(fā)生在一個總線上的主�(shè)備和另一條PCI總線上的目標(biāo)之間,允許橋接事�(wù)在兩條總線上同時�(fā)�。網(wǎng)橋支持突�(fā)模式傳輸,以最大限度地提高�(shù)�(jù)吞吐量,并且通過�(wǎng)橋的兩條總線流量路徑�(dú)立運(yùn)�。符合PCI本地總線�(guī)�,可用于通過�(chuàng)建分層總線來克服每個PCI總線10個設(shè)備和每個擴(kuò)展槽一個PCI�(shè)備的電氣�(fù)載限�。PCI2050BIGHK為多�(dá)9個輔助總線主控提供兩層內(nèi)部仲�,并可通過外部總線仲裁器實(shí)�(xiàn)�
�(chǎn)品型� | PCI2050BIGHK |
描述 | 集成電路專用257BGA |
分類 | 集成電路(IC),界�-專業(yè) |
制造商 | 德州儀� |
打包 | 托盤 |
電壓-電源 | 3V?3.6V |
包裝/� | 257-LFBGA |
供應(yīng)商設(shè)備包� | 257-BGA MICROSTAR(16x16) |
基本零件� | PCI2050 |
PCI2050BIGHK
制造商包裝說明 | BGA-257 |
狀�(tài) | 活� |
地址總線寬度 | 32.0 |
總線兼容� | PCI接口 |
最大時鐘頻� | 66.0兆赫 |
外部�(shù)�(jù)總線寬度 | 32.0 |
JESD-30代碼 | S-PBGA-B257 |
JESD-609代碼 | 00 |
端子�(shù) | 257 |
最低工作溫� | -40� |
最高工作溫� | 85� |
包裝主體材料 | 塑料/�(huán)氧樹� |
包裝代碼 | LFBGA |
包裝等效代碼 | BGA257,19X19,32 |
包裝形狀 | 四方� |
包裝形式 | �(wǎng)格狀,低輪廓,精�(xì)間距 |
峰值回流溫�(�) | 220 |
電源 | 3.3,3.3 / 5 |
座高 | 1.4毫米 |
子類� | 總線控制� |
電源電壓�(biāo)� | 3.3� |
最小供電電� | 3.0� |
最大電源電� | 3.6� |
安裝類型 | 表面貼裝 |
技�(shù) | CMOS |
溫度等級 | �(chǎn)�(yè) |
終端完成 | �/�(Sn / Pb) |
終端表格 | � |
端子間距 | 0.8毫米 |
終端位置 | 底部 |
長度 | 16.0毫米 |
寬度 | 16.0毫米 |
屬� | 描述 |
REACH狀�(tài) | 非REACH�(chǎn)� |
RoHS狀�(tài) | 符合RoHS�(guī)� |
水分敏感性水�(MSL) | 3(168小時) |
2�32��66MHzPCI總線
具有通用PCI接口�3.3V核心邏輯�3.3V�5VPCI信令�(huán)境兼�
�(nèi)部兩層仲裁,最多可支持9個輔助總線主控器,并支持外部輔助總線仲裁�
十個輔助PCI時鐘輸出
每個方向都有獨(dú)立的讀寫緩沖區(qū)
使用流水線架�(gòu)突發(fā)�(shù)�(jù)傳輸以最大化
雙向�(shù)�(jù)吞吐�
支持寫梳�,以提高�(shù)�(jù)吞吐�
雙向最多三筆延遲交�
從一條總線到另一條總線僅支持四個PCI時鐘的幀間延�
總線鎖定傳播
每個PCI本地總線�(guī)范可�(yù)測的延遲
可配置用于PCI總線電源管理接口�(guī)范的體系�(jié)�(gòu)
CompactPCI熱插拔功�
�(fù)位期間輔助總線被�(qū)動為低電�
VGA/�(diào)色板存儲器和I/O解碼選項
先�(jìn)的亞微米,低功耗CMOS技�(shù)
208端子PDV�208端子PPM�257端子MicroStarBGA?封裝
PCI2050BIGHK符號
PCI2050BIGHK腳印
型號 | 制造商 | 品名 | 描述 |
PCI2050BZHK | 德州儀� | 接口芯片 | BGA-257 257Pin 3.3V |
PCI2050BGHK | 德州儀� | 接口芯片 | BGA 257Pin 3.3V |
PCI2050BIZHK | 德州儀� | 接口芯片 | BGA 257Pin 3.3V |