日韩欧美国产极速不卡一区,国产手机视频在线观看尤物,国产亚洲欧美日韩蜜芽一区,亚洲精品国产免费,亚洲二区三区无码中文,A大片亚洲AV无码一区二区三区,日韩国语国产无码123

您好,歡迎來到維庫電子市場網(wǎng) 登錄 | 免費注冊

您所在的位置�電子元器件采購網(wǎng) > IC百科 > EP2SGX30DF780C5N

EP2SGX30DF780C5N 發(fā)布時間 時間�2023/8/1 11:12:12 查看 閱讀�290

�(chǎn)品概�

�(chǎn)品型�

EP2SGX30DF780C5N

描述

IC FPGA 361 I/O 780FBGA

分類

集成電路(IC),嵌入式-FPGA(�(xiàn)場可編程門陣列)

制造商

英特�

系列

Stratix?II GX

打包

托盤

零件狀�(tài)

活�

電壓-電源

1.15V?1.25V

工作溫度

0°C?85°C(TJ)

包裝/�

780-BBGA

供應(yīng)商設(shè)備包�

780-FBGA(29x29)

基本零件�

EP2SGX30

�(chǎn)品圖�

EP2SGX30DF780C5N

EP2SGX30DF780C5N

�(guī)格參�(shù)

可編程邏輯類�

�(xiàn)場可編程門陣列

符合歐盟RoHS

狀�(tài)

�(zhuǎn)�

最大時鐘頻�

640.0兆赫

CLB-Max的組合延�

5.962納秒

JESD-30代碼

S-PBGA-B780

JESD-609代碼

1�

水分敏感性水�

3

CLB�(shù)�

33880.0

輸入�(shù)�

361.0

邏輯單元�(shù)

33880.0

輸出�(shù)�

361.0

端子�(shù)

780

最低工作溫�

0�

最高工作溫�

85�

組織

33880 CLBS

峰值回流溫�(�)

245

電源

1.2,1.2 / 3.3,3.3

資格狀�(tài)

不合�

座高

3.5毫米

子類�

�(xiàn)場可編程門陣列

電源電壓標稱

1.2�

最小供電電�

1.15�

最大電源電�

1.25�

表面貼裝

技�(shù)

CMOS

溫度等級

其他

終端完成

�/銀/�(Sn / Ag / Cu)

終端表格

端子間距

1.0毫米

終端位置

底部

時間@峰值回流溫度最大�(�)

40

長度

29.0毫米

寬度

29.0毫米

包裝主體材料

塑料/�(huán)氧樹�

包裝代碼

BGA

包裝等效代碼

BGA780,28X28,40

包裝形狀

廣場

包裝形式

�(wǎng)格陣�

制造商包裝說明

29 X 29 MM�1 MM間距,無�,MS-034AAM-1,F(xiàn)BGA-780

�(huán)境與出口分類

無鉛狀�(tài)/RoHS狀�(tài)

無鉛/符合RoHS

水分敏感性水�(MSL)

3(168小時)

特點

■主要設(shè)備功能:

  • TriMatrix存儲器由三種RAM塊大小組�,可實現(xiàn)真正的雙端口存儲器和性能高達550 MHz的先進先�(FIFO)緩沖區(qū)

  • 最�16個全局時鐘�(wǎng)�(luò),每個設(shè)備區(qū)域最�32個區(qū)域時鐘網(wǎng)�(luò)

  • 高速DSP模塊提供乘法�(最�450 MHz),乘法累加功能和有限脈沖響應(yīng)(FIR)濾波器的專用實現(xiàn)

  • 每個設(shè)備最多四個增強的PLL提供擴頻,可編程帶寬,時鐘切�,實時PLL 重配置以及高級乘法和相移

  • 支持多種單端和差分I / O 標準

  • 多達71個通道上的高速源同步差分I / O支持

  • 支持源同步總線標�,包括SPI-4 階段2(POS-PHY級別4),SFI-4.1,XSBI,UTOPIA IV,NPSI 和CSIX-L1

  • 支持高速外部存儲器,包括四�(shù)�(jù)速率(QDR和QDRII)SRAM,雙�(shù)�(jù)速率(DDR和DDR2)SDRAM和單�(shù)�(jù)速率(SDR)SDRAM

  • 支持Altera?MegaCore? 功能和Altera Megafunction 合作伙伴計劃(AMPPSM)宏功能中的多個知識產(chǎn)�(quán)宏功�

  • 使用配置比特流加密支持設(shè)計安全�

  • 支持遠程配置更新

■收�(fā)器模塊功能:

  • 具有時鐘�(shù)�(jù)恢復(fù)(CDR)的高速串行收�(fā)器通道,每個通道提供每秒600兆位(Mbps)�6.375 Gbps 全雙工收�(fā)器的操作

  • 具有4�8�12�16�20個高速串行收�(fā)器通道的設(shè)備,可提供高�255 Gbps的串行帶�(全雙�)

  • 動態(tài)可編程的電壓輸出差分(VOD)和預(yù)加重�(shè)�,可改善信號完整�

  • 支持基于CDR的串行協(xié)�,包括PCI Express,千兆以太網(wǎng),SDI,Altera的SerialLite II,XAUI,CEI-6G,CPRI,串行RapidIO,SONET / SDH

  • 動態(tài)重新配置收發(fā)器通道,以在多種協(xié)議和�(shù)�(jù)速率之間切換

  • 獨立的發(fā)射器和接收器通道掉電功能,以減少非操作期間的功�

  • 接收器的自適�(yīng)均衡(AEQ)功能,以補償不斷變化的鏈路特�

  • 可選的片上端接電�(100�120�150Ω),用于改善各種傳輸介�(zhì)上的信號完整�

  • 可編程的收發(fā)器到FPGA接口,支�8位,10��16位,20��32位和40位寬的數(shù)�(jù)傳輸

  • 600 �6.335 Gbps�1.2V�1.5V偽電流模式邏�(PCML)(交流耦合)

  • 信號丟失的接收器指示�(僅在PIPE 模式下可�)

  • �(nèi)置自�(BIST)

  • 熱插�,無需使用外部�(shè)備即可支持熱插拔或熱插拔以及電源排序

  • 速率匹配�,字節(jié)重排�,位重排序,模式檢測器和字對齊器支持可編程模�

  • 符合PIPE,XAUI和GIGE的專用電�

  • �(nèi)置字節(jié)排序,以便幀或數(shù)�(jù)包始終在已知的字節(jié)通道中開�

  • 每個收�(fā)器模塊具有兩個PLL輸入的發(fā)射機,具有獨立的時鐘分頻�,以在其每個發(fā)射機上提供不同的時鐘速率

  • 8B / 10B編碼器和解碼器執(zhí)�8位至10位編碼和10位至8位解�

  • 相位補償FIFO緩沖區(qū)在收�(fā)器模塊和邏輯陣列之間�(zhí)行時鐘域�(zhuǎn)�

  • 接收器FIFO將接收到的數(shù)�(jù)與本地參考時鐘重新同�

■符合XAUI的通道對齊�

CAD模型

EP2SGX30DF780C5N符號

EP2SGX30DF780C5N符號

EP2SGX30DF780C5N腳印

EP2SGX30DF780C5N腳印

ep2sgx30df780c5n推薦供應(yīng)� 更多>

  • �(chǎn)品型�
  • 供應(yīng)�
  • �(shù)�
  • 廠商
  • 封裝/批號
  • 詢價

ep2sgx30df780c5n資料 更多>

  • 型號
  • 描述
  • 品牌
  • 閱覽下載

ep2sgx30df780c5n圖片

ep2sgx30df780c5n

ep2sgx30df780c5n參數(shù)

  • �(chǎn)品培�(xùn)模塊Three Reasons to Use FPGA's in Industrial Designs
  • 標準包裝9
  • 類別集成電路 (IC)
  • 家庭嵌入� - FPGA(現(xiàn)場可編程門陣列�
  • 系列Stratix® II GX
  • LAB/CLB�(shù)1694
  • 邏輯元件/單元�(shù)33880
  • RAM 位總�1369728
  • 輸入/輸出�(shù)361
  • 門�(shù)-
  • 電源電壓1.15 V ~ 1.25 V
  • 安裝類型表面貼裝
  • 工作溫度0°C ~ 70°C
  • 封裝/外殼780-BBGA
  • 供應(yīng)商設(shè)備封�780-FBGA�29x29�
  • 其它名稱544-1754