ADS6423 是一款高性能、低功耗的12位模�(shù)�(zhuǎn)換器(ADC),工作頻率高�(dá)65MSPS。該器件采用先�(jìn)的CMOS工藝制造,具有高動(dòng)�(tài)性能和較低的功�,非常適合對(duì)帶寬要求較高的應(yīng)用環(huán)��
該芯片集成了一�(gè)高性能采樣保持放大�(SHA)與ADC核心,確保輸入信�(hào)在轉(zhuǎn)換過(guò)程中�(wěn)定不變。此�,ADS6423 提供了靈活的�(shù)字接口選�(xiàng),支持標(biāo)�(zhǔn)并行�(shù)�(jù)輸出或通過(guò)�(jiǎn)單配置實(shí)�(xiàn)串行LVDS模式,從而優(yōu)化系�(tǒng)�(shè)�(jì)以適�(yīng)不同的電路需��
分辨率:12�
采樣速率�65 MSPS
電源電壓�3.3 V
模擬輸入范圍:�2V
信噪�(SNR)�70 dB典型�
�(wú)雜散�(dòng)�(tài)范圍(SFDR)�85 dBc典型�
功耗:1.1 W
封裝形式:TQFP-48
ADS6423具備�(yōu)異的�(xiàn)性度和低失真性能,特別適合于寬帶通信系統(tǒng)中的信號(hào)采集�
它內(nèi)部集成的SHA能夠在較寬的頻率范圍�(nèi)提供精確�(wěn)定的采樣功能,減少對(duì)外部采樣保持電路的需求,從而簡(jiǎn)化整體設(shè)�(jì)方案�
此外,該器件還提供了省電模式,在不需要全速運(yùn)行時(shí)可以通過(guò)降低采樣率來(lái)�(jìn)一步減少功��
其靈活性允許用�(hù)根據(jù)�(shí)際需求選擇合適的�(shù)字輸出格式,包括傳統(tǒng)的并行總�(xiàn)或者更高效的低壓差分信�(hào)(LVDS)方式傳輸�(shù)�(jù)�
由于其高速轉(zhuǎn)換能力和良好的直流交流規(guī)�,這款A(yù)DC適用于多種領(lǐng)域如�(yī)療成�、測(cè)試測(cè)量設(shè)備以及射頻接收機(jī)��
ADS6423廣泛�(yīng)用于需要快速準(zhǔn)確地將模擬信�(hào)�(zhuǎn)換為�(shù)字信�(hào)的場(chǎng)景中�
1. �(yī)療電子:超聲波設(shè)�、核磁共振成�(MRI)等需要高�(zhì)量數(shù)�(jù)獲取的地��
2. �(cè)試測(cè)�?jī)x器:示波�、頻譜分析儀等�
3. 通信基礎(chǔ)�(shè)施:基站接收前端、光纖網(wǎng)�(luò)�(jiān)控�
4. 工業(yè)自動(dòng)化控制:精密傳感器數(shù)�(jù)讀取與處理�
5. 雷達(dá)系統(tǒng):目�(biāo)檢測(cè)及跟��
這些�(yīng)用都得益于ADS6423提供的良好動(dòng)�(tài)范圍和較快的吞吐量�
ADS6422, ADS6424