該項(xiàng)目采�64-TQFP裸露焊盤包裝。它編程�54I/Os。該器件編程�64�(gè)終端。它的終端位置是QUAD。它�1.8V的電源電壓供�。它屬于家庭[0]。建議使用托盤封裝芯�。確保其在[0]下工作的可靠�。芯片上�(yīng)該有一�(gè)表面貼裝。MAX?V系列包含這種類型的FPGA。使用此�(shè)備時(shí)也可以找到Y(jié)ES。根�(jù)5M80Z,可以找到其相關(guān)部件。一�(gè)邏輯元件或邏輯塊�80�(gè)元件。操作該器件需�1.81.2/3.3Vvolts的電�。最�,最大電源電�(Vsup)�1.89V。確保電源電�(Vsup)超過1.71V。其�(shí)鐘頻率不�(yīng)超過118.3MHz�
![]() | 5M80ZE64C5N |
![]() | Altera |
![]() | 集成電路(IC),嵌入式CPLD(�(fù)雜可編程邏輯器件) |
![]() | IC CPLD 64MC 7.5NS 64EQFP |
![]() | 托盤 |
![]() | 0°C~85°C(TJ) |
![]() | 表面貼裝 |
![]() | 64-TQFP外露焊盤 |
![]() | 64-EQFP(7x7) |
![]() | 5M80Z |
5M80ZE64C5N
![]() | 阿爾特拉 |
![]() | MAX?V |
![]() | 托盤 |
![]() | 在售 |
![]() | 在系�(tǒng)可編� |
![]() | 7.5納秒 |
![]() | 1.71V~1.89V |
![]() | 80 |
![]() | 64 |
![]() | 54 |
![]() | MFF |
![]() | 表面貼裝 |
![]() | 64 |
![]() | 118.3兆赫 |
![]() ![]() | 152兆赫 |
![]() | 85°C |
![]() | 1.89� |
![]() | 1 KB |
�(nèi)存類� | 閃光 |
最低工作溫� | 0� |
最小電源電� | 1.71� |
�(biāo)稱電源電� | 25μA |
I/O�(shù)� | 54 |
邏輯�(LAB)的數(shù)� | 8 |
邏輯元件/單元的數(shù)� | 80 |
宏單元數(shù) | 64 |
可編程I/O�(shù)� | 54 |
工作電源電流 | 25μA |
工作電源電壓 | 1.8V |
傳播延遲 | 7.9納秒 |
速度等級(jí) | 5 |
屬� | 描述 |
RoHS狀�(tài) | 符合RoHS�(biāo)�(zhǔn) |
濕度敏感�(MSL) | 3�168小時(shí)� |
REACH狀�(tài) | REACH不受影響 |
低成�、低功耗、非易失性CPLD架構(gòu)
即時(shí)開啟(0.5毫秒或更�)配置�(shí)�
待機(jī)電流低至25μA,快速斷�/�(fù)位操�
快速傳播延遲和�(shí)鐘輸出時(shí)�
�(nèi)振蕩�
模擬RSDS輸出支持,數(shù)�(jù)速率敢達(dá)200Mbps
模擬LVDS輸出支持,數(shù)�(jù)速率高達(dá)304Mbps
四�(gè)全局�(shí)�,每�(gè)邏輯陣列�(�(shí)�(yàn)�)有兩�(gè)�(shí)鐘可�
用于非易失性存�(chǔ)的用戶閃存塊敢達(dá)8kbit,具有敢�(dá)1000�(gè)讀/寫周�
�(shè)備芯的單�(gè)1.8-V外部電源
多伏I/O接口支持3.3-V�2.5-V�1.8-V�0.5-V�1.2-V邏輯電平
總線友好架構(gòu),包括可編程�(zhuǎn)換速率、驅(qū)�(dòng)�(qiáng)�、總線保持和可編程上拉電阻器
施密特觸�(fā)器啟用噪聲容限輸�(每引腳可編程)
模式�(shí)�
片上振蕩器電�
輔助電源隔離和非隔離
USB總線
可編程電源管�
ROM�(bǔ)�
中斷系統(tǒng)
布爾函數(shù)�(fā)生器
�(wǎng)�(luò)接口�(NIC)和主�(jī)總線適配�(HBA)
電力自動(dòng)�
5M80ZE64C5N符號(hào)
5M80ZE64C5N焊墊
5M80ZE64C5N 3D模型
5M80ZE64C5N封裝